Компьютерра - Компьютерра PDA 21.08.2010-27.08.2010
- Название:Компьютерра PDA 21.08.2010-27.08.2010
- Автор:
- Жанр:
- Издательство:неизвестно
- Год:неизвестен
- ISBN:нет данных
- Рейтинг:
- Избранное:Добавить в избранное
-
Отзывы:
-
Ваша оценка:
Компьютерра - Компьютерра PDA 21.08.2010-27.08.2010 краткое содержание
ОГЛАВЛЕНИЕ
Николай Маслухин: Промзона: Плеер на солнечных батареях
Василий Щепетнев: Василий Щепетнёв: Новое петербургское замыкание
Олег Нечай: Вероятностный процессор: триумф байесовской логики
Берд Киви: Кивино гнездо: Спецтехника своими руками
Евгений Крестников: Софт: Плагин Google Talk для Linux
Юрий Ильин: О создателях Google снимут фильм
Ваннах Михаил: Кафедра Ваннаха: Нехватка пряников как эндогенный вызов
Николай Маслухин: Промзона: Рука помощи
Юрий Ильин: iPad на рынке букридеров: Жук в муравейнике
Михаил Карпов: Microsoft объединил процессор и видеокарту в одном чипе
Андрей Письменный: Facebook грозит бросить Intel в пользу ARM
Роман Бобылев: Софт: Создание точки доступа с помощью Connectify
Сергей Голубицкий: Голубятня: Out-of-the-box
Юрий Ильин: Любительская ракета готовится к старту
Михаил Карпов: Беспилотные автомобили не справились с Москвой
Николай Маслухин: Промзона: Сотый выпуск
Олег Нечай: Single Wire Interface: и один в поле воин
Михаил Карпов: iPad станет пультом управления телеприставки iTV
Максим Букин: На мобильной рекламе много не заработать
Андрей Письменный: Firefox Panorama - новый подход к вкладкам
Юрий Ильин: Глава Intel пророчит упадок ИТ-отрасли в США
Михаил Карпов: Новый планшет Samsung покажут в сентябре
Андрей Письменный: Motorola займётся разработкой веб-приложений
Николай Маслухин: Промзона: Кемпер и скутер в одном флаконе
Василий Щепетнев: Василий Щепетнёв: Звёздные терминаторы
Сергей Голубицкий: Голубятня: Elgato Turbo.264 HD
Михаил Карпов: Специалист по играм недолго проработал в Google
Алла Аршинова: Юрий Тихонов (ИЯФ СО РАН) о Большом адронном коллайдере
Олег Нечай: Bobcat и Bulldozer: новые микроархитектуры AMD
Михаил Карпов: Поисковик Time Explorer ищет новости в будущем
Скрылина Софья: Софт: Как настроить резервное копирование под Mac OS X
Андрей Письменный: H.264 навсегда станет бесплатным для частников
Михаил Карпов: Телескоп "Кеплер", возможно, нашёл самую маленькую планету
Ваннах Михаил: Кафедра Ваннаха: Анестезия, глобализация, логистика
Николай Маслухин: Промзона: Кинокамера из цифровой зеркалки
Михаил Карпов: Через три недели Diaspora постарается убить соцсети
Олег Нечай: Ноутбуки с AMD/ATI Mobility Radeon HD 5xxx
Михаил Карпов: Власти США рассказали о самой крупной кибератаке
Компьютерра PDA 21.08.2010-27.08.2010 - читать онлайн бесплатно полную версию (весь текст целиком)
Интервал:
Закладка:
Кроме чисто научного интереса при создании установок масштаба LHC большое значение имеет технологический прогресс, потому что физика элементарных частиц требует новых технологий, которые впоследствии используются и в других областях.
Но говорить о том, что через два года с помощью экспериментов на LHC уровень жизни улучшится, нельзя. Да, мы хотим знать настоящее, прошлое и будущее нашей Земли. Но эти знания, вообще-то, на нашей жизни сразу не скажутся.
Bobcat и Bulldozer: новые микроархитектуры AMD
Автор: Олег Нечай
Опубликовано 26 августа 2010 года
24 августа 2010 года компания Advanced Micro Deviced (AMD) обнародовала информацию о микроархитектурах нового поколения Bobcat и Bulldozer, которые найдут применение в серийных процессорах уже в будущем году.
Микроархитектура AMD Bobcat разработана специально для энергоэффективных процессоров, рассчитанных на установку в нетбуках и неттопах. Главное достоинство этих микросхем – сверхнизкое энергопотребление, не превышающее одного ватта. При этом, в отличие от Intel Atom, построенных на классическом принципе последовательного исполнения инструкций (подробнее см. здесь), в Bobcat используется механизм внеочередного исполнения команд, типичный для "взрослых" мобильных и десктопных процессоров.
Первые чипы на основе микроархитектуры Bobcat будут выпущены уже в четвёртом квартале 2010 года. Эти двухъядерные процессоры со встроенным контроллером оперативной памяти и графическим ядром с поддержкой программного интерфейса DirectX 11 получат кодовое название Ontario. Микросхемы будут производиться по 32-нанометровой технологии. Крупнейшие производители ноутбуков, среди которых компании Acer, ASUS и Hewlett-Packard, уже объявили о намерении представить первые компьютеры на базе Ontario в первом квартале 2011 года.
Процессорная микроархитектура AMD Bulldozer не имеет практически ничего общего с архитектурой AMD64, лежащей в основе современных чипов этой компании, так что о ней мы поговорим подробнее.
Что представляет собой эта архитектура и в чём её отличия от современной?
Как и следовало ожидать, в AMD Bulldozer используются некоторые решения, апробированные в предыдущих архитектурах. Прежде всего, речь идёт о встроенном в чип контроллере оперативной памяти - решении, фактически ставшем промышленным стандартом, а также скоростной шине HyperTransport для подключения процессора к системной логике.
В отличие от чипов AMD64, "настоящих многоядерных" процессоров, что постоянно подчёркивали в AMD, в основу новой микроархитектуры положен принципиально иной подход. Процессоры следующего поколения будут состоять из одного или нескольких двухъядерных модулей с общим внешним интерфейсом (блоков выборки и декодирования), блока вычислений с плавающей запятой и кэш-памяти второго уровня.
Как утверждают в AMD, это было сделано для оптимизации конструкции и одновременно для снижения себестоимости. Поскольку в работающем многоядерном процессоре некоторые блоки часто остаются незадействованными, их можно сделать общими для нескольких "ядер". В результате процессор будет состоять из меньшего числа блоков и его физические размеры будут меньше. Это сделает его экономичнее, "прохладнее" и, разумеется, дешевле.
Конечно, такой процессор, строго говоря, не будет двухъядерным, ведь некоторые блоки у двух "недоядер" общие, поэтому применительно к ним в этой статье бы будем писать слово "ядра" в кавычках. При этом по производительности в реальных приложениях такой чип не будет уступать "настоящему" двухъядерному. Схему составленного из таких модулей восьмиядерного чипа можно увидеть на иллюстрации.
Блок выборки отвечает за отбор и передачу на декодирование следующей инструкции из кэш-памяти или оперативной памяти. Как упоминалось выше, этот блок является общим для двух "ядер" в каждом модуле. Кэш инструкций первого уровня, как неотъемлемая часть блока выборки, также общий для всего модуля, при этом у каждого "ядра" есть выделенный кэш данных L1.
Блок декодирования заведует преобразованием инструкций x86 в понятные процессору микроинструкции RISC. В каждом двухъядерном модуле четыре таких блока, причём пока в AMD не уточняют назначение каждого. Обычно по меньшей мере один блок работает со сложными инструкциями, дешифровка которых происходит за насколько тактов, в то время как простые инструкции дешифруются за один такт.
Расшифрованные инструкции отправляются на соответствующий планировщик, работающий с инструкциями для целочисленных вычислений или расчётов с плавающей запятой. Как и все прочие современные центральные процессоры, архитектура Bulldozer основана на внеочередном исполнении инструкций: для обеспечения равномерной загрузки исполнительных блоков в ней используются планировщики, сортирующие инструкции в произвольном порядке и отправляющие их на блоки, которые могут их исполнить.
Микроархитектурой Bulldozer предусмотрен лишь один блок вычислений с плавающей запятой на каждый двухъядерный модуль и два независимых "ядра", то есть, собственно, два блока целочисленных расчётов. В каждом "ядре" четыре исполнительных подблока: EX, MUL (выполняет любые целочисленные вычисления, за исключением деления), EX, DIV (выполняет любые целочисленные вычисления, за исключением умножения) и два AGen (блоки генерации адресов данных, используемых загружаемыми инструкциями). В каждом "ядре" также имеется блок загрузки и хранения (Ld/ST), отвечающий за выгрузку или загрузку в память данных, затребованных инструкцией. Выполненные целочисленные инструкции пересылаются на блок вывода, в котором они снова выстраиваются в правильном порядке.
В блоке вычислений с плавающей запятой четыре подблока: два MMX (выполняет все основные вычисления с плавающей запятой x87, включая инструкции MMX/SSE) и два 128-битных блока FMAC (выполняет любые вычисления с плавающей запятой).
Архитектура Bulldozer предусматривает общую кэш-память второго уровня для двух "ядер". Кроме того, в чипах будет использоваться и кэш третьего уровня, общий для всех "ядер" и двухъядерных модулей.
Новая микроархитектура предполагает несколько дополнений в системе управления питанием. В частности, в целях энергосбережения могут автоматически отключаться неиспользуемые блоки или целые "ядра".
В архитектуре Bulldozer будет также реализована технология автоматического разгона, аналогичная Turbo Boost, применяемой в процессорах Intel серий Core i7 и большей части Core i5. Напомним, что эта технология включается через BIOS и автоматически повышает тактовую частоту до заранее установленной величины при работе с ресурсоёмкими приложениями. Главное отличие этой системы от "нештатных" технологий разгона заключается в том, что она работает лишь при оптимальных настройках системы и при достаточно эффективном охлаждении, в противном случае Turbo Boost просто не включится.
Читать дальшеИнтервал:
Закладка: